吴忠躺衫网络科技有限公司

您好,歡迎來電子發燒友網! ,新用戶?[免費注冊]

您的位置:電子發燒友網>電子百科>半導體技術>半導體器件>

SubLVDS技術簡介

2010年04月21日 22:47 www.solar-ruike.com.cn 作者:本站 用戶評論(0
關鍵字:SubLVDS(7775)

SubLVDS技術簡介

LVDS是一種低擺幅差分信號技術,使用非常低的幅度信號,通過一對差分PCB連線或者平衡電纜傳輸數據,它可以達到每秒數百兆比特以上的傳輸速率,而且具有很多優點:恒定的驅動電流、低功耗、簡單的PCB板的設計、良好的抗電磁干擾,對于電源、地、外部環境的噪聲的不敏感等。在國際標準ANsI/EIA一644中,主要定義了LVDS的電特性,并建議了655 Mbps的最大速率和1.823 Gbps的無失真媒質上的理論極限速度;在IEEE P1596.3中,主要面向SCI(Scalable Coherent Interface),定義了LVDS的電特性,還定義了SCI協議中包交換時的編碼。在兩個標準中都指定了與物理媒質無關的特性,這保證了LVDS能夠成為多用途的接口標準。

SubLVDS(如圖1所示)作為LVDS的發展,采用低擺幅電流模式傳輸系統,同傳統的電壓模式相比較,在達到幾乎相同的性能水平時,由于有比傳統模式更好的抗電源噪聲能力,它可以在噪聲容限低得多,而且擺幅也低得多的情況下工作。設計一個高效電流模式電路的主要挑戰是靜態功耗,但這在超高速網絡中不成問題,因為這時的動態功耗往往起主要作用。再者,此處采用了更加先進的工藝,將供電電壓從2.5 V降到1.8 V,輸出電壓擺幅從350 mV降為150 mV,從而可以達到更低的功耗和提供更高的傳輸速率。

SubLVDS驅動電路

驅動電路是SubLVDS中的重要部分,其功能是實現將輸入的CMOS信號轉換為差分輸出信號,使得在傳輸過程中,抗噪特性更好。本研究中的驅動電路主要分為2部分:pre.driver和transmitter。

SubLVDS驅動電路的設計:http://www.solar-ruike.com.cn/soft/49/52/2010/2010042173735.html

非常好我支持^.^

(8) 66.7%

不好我反對

(4) 33.3%

相關閱讀:

( 發表人:admin )

      發表評論

      用戶評論
      評價:好評中評差評

      發表評論,獲取積分! 請遵守相關規定!

      ?
      威尼斯人娱乐城老lm0| 百家乐长庄投注| 安塞县| 百家乐包台| 百家乐官网太阳城| tt线上娱乐| 申博太阳城管理网| 至尊百家乐下载| 百家乐官网b28博你| 大发888下载| 百家乐平点| 百家乐百家乐视频| 电子百家乐官网打法| 联众德州扑克| 大发888八大胜博彩| 粤港澳百家乐娱乐场| 百家乐断缆赢钱| 巴黎百家乐官网地址| 棋牌室| 威尼斯人娱乐城好不好| 百家乐平台下载| 玩百家乐官网的玩法技巧和规则 | 大发888易付168 充值| 百家乐算牌e世博| 赌场百家乐官网代理| 网上百家乐官网看牌器| 彩票大赢家| 大发888 34| 威尼斯人娱乐场28gxpjwnsr| 真人百家乐赌法| 大众百家乐官网的玩法技巧和规则| 百家乐官网优惠现金| 网上真人娱乐场| 钻石国际娱乐| 娱乐城注册送彩金100| 大发888 这类平台| 威尼斯人娱乐平台注册网址| 威尼斯人娱乐的微博| 大发888赌博| 大发888电子游艺| 南通棋牌游戏金游世界|